Maison > Nouvelles > Nouvelles de l'industrie > Comment fonctionne la technolo.....
Commentaires des clients
    Certifications
    Hot products
    Contactez-nous
    Shenzhen Durham Technology Co., Ltd
    Tel: 0086-755-2955 3391
    E-mail: sales01@nightvisionsupplier.com
    E-mail: sales02@nightvisionsupplier.com
    Wechat: Ella10086
    Ajoutez: 201, bâtiment 1A, route de Qianwan yi, Shenzhen et district coopératif d'économie de Hong Kong, Shenzhen, Guangdong, RPC
    www.nightvisionsupplier.comContactez maintenant

    Nouvelles

    Comment fonctionne la technologie CMOS?

    • Auteur:Technologie Durham
    • Relâchez le:2018-12-14

    "CMOS" désigne à la fois un style particulier de conception de circuit numérique et la famille de processus utilisée pour mettre en œuvre ce circuit sur des circuits intégrés (puces). Les circuits CMOS dissipent moins d'énergie que les familles logiques avec des charges résistives. Étant donné que cet avantage a augmenté et gagné en importance, les procédés CMOS et leurs variantes ont fini par dominer. La grande majorité de la fabrication moderne de circuits intégrés est donc basée sur les processus CMOS.

    Les processus MOS complémentaires ont été largement mis en œuvre et ont fondamentalement remplacé les processus NMOS et bipolaires pour presque toutes les applications de logique numérique. La technologie CMOS a été utilisée pour les lunettes de vision nocturne. Nos lunettes de vision nocturne D-088 utilisent la technologie CMOS. Elles sont de la qualité la plus légère et de meilleure qualité que les lunettes de vision nocturne normales.

    Le principal avantage de Technologie CMOS par rapport à d’autres technologies, la dissipation de puissance est bien moindre.

    Dans la technologie CMOS, des transistors de type N et de type P sont utilisés pour concevoir des fonctions logiques. Le même signal qui active un transistor d’un type est utilisé pour désactiver un transistor de l’autre type. Cette caractéristique permet de concevoir des dispositifs logiques utilisant uniquement des commutateurs simples, sans nécessiter de résistance pull-up.

    Dans les portes logiques CMOS, un ensemble de MOSFET de type n est disposé dans un réseau déroulant entre la sortie et le rail d’alimentation basse tension (Vss ou assez souvent à la masse). Au lieu de la résistance de charge des portes logiques NMOS, les portes logiques CMOS ont une collection de MOSFET de type p dans un réseau de commutation situé entre la sortie et le rail à tension plus élevée (souvent appelée Vdd).

    Ainsi, si les grilles d'un transistor de type p et de type n sont connectées à la même entrée, le MOSFET de type p sera activé lorsque le transistor MOSFET de type n est désactivé et inversement. Les réseaux sont agencés de telle sorte que l’un est activé et l’autre désactivé pour tout modèle d’entrée, comme indiqué dans la figure ci-dessous.